Ⅰ 求一篇關於建築工程管理或者是建築工程管理的英文文獻
: AT89C51 is a flicker with 4K byte erasable programmable read-only memory (FPEROM) Falsh Programmable and Erasable Read Only Memory) of the low-voltage, high-performance digital microprocessors CMOS8, commonly known as single-chip microcomputer.
The device ATMEL manufacture high-density nonvolatile memory technology with instry-standard MCS-51 instruction set and pin compatible output. Owing to the multi-purpose 8-bit CPU and flash memory chips in a single portfolio, ATMEL The AT89C51 is a high-performance microcontrollers, embedded control systems for many provides a flexible and inexpensive program.
1. Key Features:
And MCS-51 compatible
Programmable 4K bytes Flash Memory
Life expectancy: 1000 write / wipe cycle
Data retention time: 10 years
Static work of the whole: 0Hz-24Hz
Three-level Program Memory Lock
128 * 8-bit Internal RAM
32 programmable I / O lines
Two 16-bit timer / counter
5 interrupt sources
Programmable Serial Channel
Low-power idle and power-down mode
Chip oscillator and clock circuitry
2. Pin Description:
VCC: power supply voltage.
GND: Ground.
P0 I: P0 port for an 8-bit open drain bi-directional level I / O port, each pin can absorb current 8TTL door. When the pin P1 the first time I write 1, is defined as the high impedance input. P0 proceres can be used for external data memory, which can be defined as data / address of the eighth. In FIASH programming, P0 port input as the original code, when FIASH when to check, P0 output of the original code, this time to be pushed outside P0.
P1 port: P1 port is an internal pull-up resistor to provide the 8-bit bi-directional I / O port, P1 port output buffer to receive current 4TTL door. I write P1 pin 1, the internal pull-high, can be used as input, P1 I was outside when the drop-down low, the output current, which is e to internal reasons pull. FLASH programming and check in time, P1 as the eighth address I receive.
P2 port: P2 mouth to an internal pull-up resistor 8-bit bi-directional I / O port, P2 I receive buffers, the output current of 4 TTL gate, when the P2 I was writing "1", the pin was inside the push pull-up resistor, and as an input. And therefore as a type, P2 I was outside of the pin down, the output current. This is e to internal reasons pull. P2 I, when used in external program memory or 16-bit addresses to access external data memory when, P2 I address the high-output 8. In the given address "1" when using the internal pull-advantage, when eight of the external data memory read and write address when, P2 I output the contents of special function registers. P2 I check in the FLASH programming and high-eight hours to receive the address signals and control signals.
P3 I: P3 port is 8-pin with internal pull-up resistor on the bi-directional I / O port to receive the output current of 4 TTL gate. P3 When I write "1", they were for internal pull-high, and used as input. As input, as the external pull-down low, P3 will output current I (ILL) This is because the pull of the reason.
P3 port can also be used as a number of special features AT89C51 mouth, the following table:
Functional I-pin options
P3.0 RXD (serial input)
P3.1 TXD (serial output port)
P3.2 / INT0 (external interrupt 0)
P3.3 / INT1 (external interrupt 1)
P3.4 T0 (timer 0 external input)
P3.5 T1 (timer 1 external input)
P3.6 / WR (external data memory write strobe)
P3.7 / RD (external data memory read strobe)
P3 mouth at the same time flashing check programming and programming a number of control signals to receive.
RST: Reset input. When the oscillator device reset, the RST pin to maintain the high level of two machine cycle time.
ALE / PROG: When access to external memory, the address latch of the output level to allow for the latch status of the address byte. FLASH programming in the period, this pin for input pulse programming. In peacetime, ALE client to change the frequency of cycle positive pulse output signal, the frequency of the oscillator frequency of 1 / 6. Therefore it can be used as a pulse output to the outside or for the purpose from time to time. However, it should be noted that: When used as external data memory, it will skip one ALE pulse. If you want to prohibit the output of ALE can be SFR8EH home address 0. At this point, ALE is only in the implementation of MOVX, MOVC instruction is the only role of ALE. In addition, the pin was pushed up slightly. If the microprocessor in the implementation of the state of the external ALE prohibited invalid home.
/ PSEN: external program memory of the selected signal. By the external program memory access refers to the period, twice each machine cycle / PSEN effective. However, when access to external data memory, these two effective / PSEN signal will not occur.
/ EA / VPP: When / EA to maintain low-level, then ring this period the external program memory (0000H-FFFFH), regardless of whether there is an internal program memory. Note 1 encryption method, / EA will be locked to the internal RESET; when / EA to maintain high-end, the said internal program memory. FLASH programming in the period, this pin is also used to exert power 12V programming (VPP).
XTAL1: reverse oscillation amplifier input and the work of the internal clock circuit input.
XTAL2: Output from the oscillator reverse.
3. Oscillator characteristics:
XTAL1 and XTAL2 are the reverse of the input and output amplifier. The amplifier can be configured to reverse-chip oscillator. Oscillation oscillation crystals and ceramics can be used. If an external clock source drive the device, XTAL2 should not take. Than to the internal clock signal input through a second sub-frequency flip-flop, so the external clock signal pulse width without any request, but must ensure that the high-low pulse width requirements.
4. Chip erase:
PEROM whole array and three lock-bit erase power by the right combination of control signals, and maintain at a low level ALE pin 10ms to complete. Rub in the chip operation, code arrays were to write "1" and stored in any non-null byte to be programmed to repeat the past, the operation must be executed.
In addition, AT89C51 has a steady-state logic, can be in the low to zero frequency under the conditions of static logic, supports two software selectable power-down mode. In idle mode, CPU to stop working. However, RAM, timers, counters, serial port and interrupt system are still working. In power-down mode, to preserve the contents of RAM and freeze oscillator, the prohibition of the use of other chip functions until the next reset date hardware.
Click here to download PDF English AT89C51 chips document
51 single-chip, many novice users will have this problem: AT89S51 what? Books and online tutorials can 8051,89 C51, etc. are! Have heard of 89S51? !
Here, beginners would like to clarify the practical use of single-chip, a proct concept, MCS-51 single-chip companies in the United States INTE procts in 1980, the typical procts of 8031 (there is no internal program memory, the actual use of the market has been out), 8051 (chip HMOS, power consumption is 630mW, the 89C51 5 times, the actual use has been eliminated) and the 8751 general procts, such as a date, MCS-51 compatible microcontroller core series is still is the application of the mainstream procts (such as the current popular 89S51, the 89C51 has been shutdown, etc.), colleges and universities and professional schools and the training materials are still MCS-51 single-chip, as the theoretical foundation for learning.
Some literature even refers to the 8051 series MCS-51 microcontroller, 8051 is an early representative of the most typical, as the MCS-51 single-chip far-reaching impact, many companies have launched a series of single-chip-compatible, that is, MCS -51 kernel has actually become a standard 8-bit microcontroller.
51 other companies and single-chip procts are compatible with MCS-51 core procts to. Section of the same proceres, in all single-chip hardware manufacturers to run on the results are the same, such as the ATMEL's 89C51 (discontinued), 89S51, PHILIPS (Philips), and WINBOND (Winbond), etc., we have often said that the 89C51 proction refers to the ATMEL Corporation AT89C51 single-chip, at the same time the basis of the original number of enhanced features such as clock, better by the Flash (program memory contents can be rewritten at least 1000 times) memory check with the original ROM (one-time write), AT89C51 performance relative to 8051 has been regarded as a very superior.
However, in regard to the market, 89C51 single-chip microcomputer PIC camp has been the challenge, 89C51 is the most fatal flaw does not support ISP (Online Update) function, the function must be coupled with new features such as ISP can be a better continuation of the legend of MCS-51 . 89S51 is against this background that replace the 89C51, but now, 89S51 current practical application has become the new darling of the market, as the market share of the first proction Atmel currently has AT89C51, will be used to replace AT89S51. 89S51 in technology improvements, 89S51 using 0.35 new technology, cost rection, but also enhanced, more competitive. Can 89SXX under 89CXX compatible chips such as 51 series. At the same time, Atmel no longer accept orders 89CXX, everyone in the market to see the actual 89C51 are Atmel massive pre-proction to inventory.
89S51 increase compared with the 89C51 new features include:
- A lot of new features, performance have been greatly upgraded, the price will remain basically unchanged, and even lower than the 89C51!
- ISP online programming feature, this feature has the advantage of being rewritten in the single-chip program memory chips do not need to spin-off from the work environment. Is a powerful easy-to-use functions.
- Operating frequency is 33MHz, we all know the limits of operating frequency 89C51 only 24M, that is to say, the work of a higher frequency of S51, which has a faster computing speed.
- With plex UART serial channel.
- Internal integrated watchdog timer, are no longer required as the 89C51 mole as an external watchdog timer circuit.
- Dual data pointer.
- Power-down logo.
- A new encryption algorithm, which allows for the decryption of 89S51 into impossible, the confidentiality of the procere greatly enhanced, so that effective protection of intellectual property rights can not be violated.
- Compatibility: fully compatible with the next 51 characters of all procts. 8051,89 C51, etc. For example, early MCS-51 compatible procts. This means that all the textbooks, Web tutorial on the procere (whether used in textbooks or the 89C51 single-chip is a 8051 or MCS-51, etc.), the same as in the 89S51 can be run as usual, and this is the so-called backwards compatibility.
AT89S51 example watchdog proceres are as follows:
AJMP MAIN
MAIN:
; Start watchdog
Mov 0A6H, # 01EH; first sent 1E
Mov 0A6H, # 0E1H; evacuation E1
; Main *********************************************** *************
;************************************************* *****************
START:
ACALL WDT; watchdog reset subroutine call
AJMP START
; Main *********************************************** *************
;************************************************* *****************
; Reset watchdog subroutine
WDT:
Mov 0A6H, # 01EH; first sent 1E
Mov 0A6H, # 0E1H; evacuation E1
RET
END
Note:
1. 89S51 watchdog must be activated, only to start after the procere. Therefore, we must ensure that CPU have a reliable power-on reset.
Watchdog can not work otherwise.
2. CPU watchdog is used in the crystal. Vibration in the crystal when stopping watchdog also invalid.
3. 89S51 only 14 counters. 16,383 machines in the cycle must have at least one for dog. And this time is solid
Set, can not be changed. When the crystal is 12M per 16 ms to be a for dog.
-------------------
摘要: AT89C51是一種帶4K位元組閃爍可編程可擦除只讀存儲器(FPEROM)Falsh Programmable and Erasable Read Only Memory)的低電壓,高性能CMOS8位微處理器,俗稱單片機。
該器件採用ATMEL高密度非易失存儲器製造技術製造,與工業標準的MCS-51指令集和輸出管腳相兼容。由於將多功能8位CPU和閃爍存儲器組合在單個晶元中,ATMEL的AT89C51是一種高效微控制器,為很多嵌入式控制系統提供了一種靈活性高且價廉的方案。
1.主要特性:
·與MCS-51 兼容
·4K位元組可編程閃爍存儲器
壽命:1000寫/擦循環
數據保留時間:10年
·全靜態工作:0Hz-24Hz
·三級程序存儲器鎖定
·128*8位內部RAM
·32可編程I/O線
·兩個16位定時器/計數器
·5個中斷源
·可編程串列通道
·低功耗的閑置和掉電模式
·片內振盪器和時鍾電路
2.管腳說明:
VCC:供電電壓。
GND:接地。
P0口:P0口為一個8位漏級開路雙向I/O口,每腳可吸收8TTL門電流。當P1口的管腳第一次寫1時,被定義為高阻輸入。P0能夠用於外部程序數據存儲器,它可以被定義為數據/地址的第八位。在FIASH編程時,P0 口作為原碼輸入口,當FIASH進行校驗時,P0輸出原碼,此時P0外部必須被拉高。
P1口:P1口是一個內部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門電流。P1口管腳寫入1後,被內部上拉為高,可用作輸入,P1口被外部下拉為低電平時,將輸出電流,這是由於內部上拉的緣故。在FLASH編程和校驗時,P1口作為第八位地址接收。
P2口:P2口為一個內部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個TTL門電流,當P2口被寫「1」時,其管腳被內部上拉電阻拉高,且作為輸入。並因此作為輸入時,P2口的管腳被外部拉低,將輸出電流。這是由於內部上拉的緣故。P2口當用於外部程序存儲器或16位地址外部數據存儲器進行存取時,P2口輸出地址的高八位。在給出地址「1」時,它利用內部上拉優勢,當對外部八位地址數據存儲器進行讀寫時,P2口輸出其特殊功能寄存器的內容。P2口在FLASH編程和校驗時接收高八位地址信號和控制信號。
P3口:P3口管腳是8個帶內部上拉電阻的雙向I/O口,可接收輸出4個TTL門電流。當P3口寫入「1」後,它們被內部上拉為高電平,並用作輸入。作為輸入,由於外部下拉為低電平,P3口將輸出電流(ILL)這是由於上拉的緣故。
P3口也可作為AT89C51的一些特殊功能口,如下表所示:
口管腳 備選功能
P3.0 RXD(串列輸入口)
P3.1 TXD(串列輸出口)
P3.2 /INT0(外部中斷0)
P3.3 /INT1(外部中斷1)
P3.4 T0(記時器0外部輸入)
P3.5 T1(記時器1外部輸入)
P3.6 /WR(外部數據存儲器寫選通)
P3.7 /RD(外部數據存儲器讀選通)
P3口同時為閃爍編程和編程校驗接收一些控制信號。
RST:復位輸入。當振盪器復位器件時,要保持RST腳兩個機器周期的高電平時間。
ALE/PROG:當訪問外部存儲器時,地址鎖存允許的輸出電平用於鎖存地址的地位位元組。在FLASH編程期間,此引腳用於輸入編程脈沖。在平時,ALE端以不變的頻率周期輸出正脈沖信號,此頻率為振盪器頻率的1/6。因此它可用作對外部輸出的脈沖或用於定時目的。然而要注意的是:每當用作外部數據存儲器時,將跳過一個ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時, ALE只有在執行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執行狀態ALE禁止,置位無效。
/PSEN:外部程序存儲器的選通信號。在由外部程序存儲器取指期間,每個機器周期兩次/PSEN有效。但在訪問外部數據存儲器時,這兩次有效的/PSEN信號將不出現。
/EA/VPP:當/EA保持低電平時,則在此期間外部程序存儲器(0000H-FFFFH),不管是否有內部程序存儲器。注意加密方式1時,/EA將內部鎖定為RESET;當/EA端保持高電平時,此間內部程序存儲器。在FLASH編程期間,此引腳也用於施加12V編程電源(VPP)。
XTAL1:反向振盪放大器的輸入及內部時鍾工作電路的輸入。
XTAL2:來自反向振盪器的輸出。
3.振盪器特性:
XTAL1和XTAL2分別為反向放大器的輸入和輸出。該反向放大器可以配置為片內振盪器。石晶振盪和陶瓷振盪均可採用。如採用外部時鍾源驅動器件,XTAL2應不接。有餘輸入至內部時鍾信號要通過一個二分頻觸發器,因此對外部時鍾信號的脈寬無任何要求,但必須保證脈沖的高低電平要求的寬度。
4.晶元擦除:
整個PEROM陣列和三個鎖定位的電擦除可通過正確的控制信號組合,並保持ALE管腳處於低電平10ms 來完成。在晶元擦操作中,代碼陣列全被寫「1」且在任何非空存儲位元組被重復編程以前,該操作必須被執行。
此外,AT89C51設有穩態邏輯,可以在低到零頻率的條件下靜態邏輯,支持兩種軟體可選的掉電模式。在閑置模式下,CPU停止工作。但RAM,定時器,計數器,串口和中斷系統仍在工作。在掉電模式下,保存RAM的內容並且凍結振盪器,禁止所用其他晶元功能,直到下一個硬體復位為止。
點擊這里可以下載AT89C51晶元的英文PDF文檔
很多初學51單片機的網友會有這樣的問題:AT89S51是什麼?書上和網路教程上可都是8051,89C51等!沒聽說過有89S51 ?!
這里,初學者要澄清單片機實際使用方面的一個產品概念,MCS-51單片機是美國INTE公司於1980年推出的產品,典型產品有 8031(內部沒有程序存儲器,實際使用方面已經被市場淘汰)、8051(晶元採用HMOS,功耗是630mW,是89C51的5倍,實際使用方面已經被市場淘汰)和8751等通用產品,一直到現在, MCS-51內核系列兼容的單片機仍是應用的主流產品(比如目前流行的89S51、已經停產的89C51等),各高校及專業學校的培訓教材仍與MCS-51單片機作為代表進行理論基礎學習。
有些文獻甚至也將8051泛指MCS-51系列單片機,8051是早期的最典型的代表作,由於MCS-51單片機影響極深遠,許多公司都推出了兼容系列單片機,就是說MCS-51內核實際上已經成為一個8位單片機的標准。
其他的公司的51單片機產品都是和MCS-51內核兼容的產品而以。同樣的一段程序,在各個單片機廠家的硬體上運行的結果都是一樣的,如ATMEL的89C51(已經停產)、89S51, PHILIPS(菲利浦),和WINBOND(華邦)等,我們常說的已經停產的89C51指的是ATMEL公司的 AT89C51單片機,同時是在原基礎上增強了許多特性,如時鍾,更優秀的是由Flash(程序存儲器的內容至少可以改寫1000次)存儲器取帶了原來的ROM(一次性寫入),AT89C51的性能相對於8051已經算是非常優越的了。
不過在市場化方面,89C51受到了PIC單片機陣營的挑戰,89C51最致命的缺陷在於不支持ISP(在線更新程序)功能,必須加上ISP功能等新功能才能更好延續MCS-51的傳奇。89S51就是在這樣的背景下取代89C51的,現在,89S51目前已經成為了實際應用市場上新的寵兒,作為市場佔有率第一的Atmel目前公司已經停產AT89C51,將用AT89S51代替。89S51在工藝上進行了改進,89S51採用0.35新工藝,成本降低,而且將功能提升,增加了競爭力。89SXX可以像下兼容89CXX等51系列晶元。同時,Atmel不再接受89CXX的定單,大家在市場上見到的89C51實際都是Atmel前期生產的巨量庫存而以。
89S51相對於89C51增加的新功能包括:
-- 新增加很多功能,性能有了較大提升,價格卻基本不變,甚至比89C51更低!
-- ISP在線編程功能,這個功能的優勢在於改寫單片機存儲器內的程序不需要把晶元從工作環境中剝離。是一個強大易用的功能。
-- 工作頻率為33MHz,大家都知道89C51的極限工作頻率只有24M,就是說S51具有更高工作頻率,從而具有了更快的計算速度。
-- 具有雙工UART串列通道。
-- 內部集成看門狗計時器,不再需要像89C51那樣外接看門狗計時器單元電路。
-- 雙數據指示器。
-- 電源關閉標識。
-- 全新的加密演算法,這使得對於89S51的解密變為不可能,程序的保密性大大加強,這樣就可以有效的保護知識產權不被侵犯。
-- 兼容性方面:向下完全兼容51全部字系列產品。比如8051、89C51等等早期MCS-51兼容產品。也就是說所有教科書、網路教程上的程序(不論教科書上採用的單片機是8051還是89C51還是MCS-51等等),在89S51上一樣可以照常運行,這就是所謂的向下兼容。
AT89S51看門狗程序例子如下:
AJMP MAIN
MAIN:
;啟動看門狗
Mov 0A6H,#01EH ;先送1E
Mov 0A6H,#0E1H ;後送E1
;主程序************************************************************
;******************************************************************
START:
ACALL WDT ;調用復位看門狗子程序
AJMP START
;主程序************************************************************
;******************************************************************
;復位看門狗子程序
WDT:
Mov 0A6H,#01EH ;先送1E
Mov 0A6H,#0E1H ;後送E1
RET
END
注意事項:
1. 89S51的看門狗必須由程序激活後才開始工作。所以必須保證CPU有可靠的上電復位。
否則看門狗也無法工作。
2. 看門狗使用的是CPU的晶振。在晶振停振的時候看門狗也無效。
3. 89S51隻有14位計數器。在16383個機器周期內必須至少喂狗一次。而且這個時間是固
定的,無法更改。當晶振為12M時每16個毫秒需喂狗一次。
Ⅱ 求一個有關於建築工程預算的外文文獻網站
當時畢業設計我們只有翻譯文獻的一個部分要求有影印的原文現在國內外文文獻不太好找,你去知網和萬方數據看看,有什麼需要的論文發給我,我給你下再有去圖書館找個外文期刊也行翻譯可以去谷歌翻譯
Ⅲ 求一篇與建築設計有關的英文文獻帶翻譯
〔提要〕隨著社會的進步和人類對工作、生活環境要求的提高,人們對給排水工程的設計已除了要求有合理、先進的工藝流程,能生產出高質量的水,還需要整個廠區有一個整潔優美的環境和賞心悅目的建築形態。這就必須對給排水工程的原有設計方法和程序思路有一個較大的改變,應把設計的全過程看成是一個持續發展的、不斷開放的、經常變化的動態體系,以確保設計出一個優秀工程來。
一、問題的由來
隨著社會的進步和人類對工作環境、生活質量,特別是對美的追求的不斷提高,人們已不再滿足於原有的一套設計習慣。並且隨著我國市場經濟的確立,為了在競爭激烈的市場中求得生存和發展,更要求對以前不受建築設計重視的給排水工程的設計來一個較大的改革,以適應日趨變化的業主市場。
長期以來,給排水工程設計採用的是一種封閉靜止的方法,就工藝而工藝,就生產而生產,僅僅只是為了滿足單一的一種功能,沒有綜合地考慮各種要素,因此工程的最終結果必然不能全方位地滿足業主的各方面要求,更不能滿足日趨重要的環境要求。
近年來給排水工程設計的經驗教訓告訴人們必須在設計的觀念上要有一個較大的革新,或者說必須有一個新的認識才能真正確保給排水工程的設計質量的提高,即良好的功能和良好的建築形象的高度統一。良好的功能可為生產和管理人員創造舒適安全和整潔優美的環境,從而提高勞動生產率;而良好的建築形象也是一種功能,這種功能不光是物質上的還有精神上的。
水廠建築的特點:一是工業建築范疇,但不能忽略其美觀;二是建築物匍伏於地,尺度不大,並且形式單調均一分散、變化不大;三是構築物所佔比重特大,表現在體量悶沉、笨重,而且一般布置在廠區平面顯眼的中心位置;四是污水處理廠氣味重而難聞;五是為使水廠的環境更加接近自然,需有大面積的綠化。因此,水廠的建築設計的意義倒並不完全在於如何做好工藝(這是很重要的),如何畫出一張美麗的圖畫,而在於其理想的目標能得以實現,完美的構思能得以表達,合理的功能能得以兌現,以及優雅的環境能得以體現。為了達到這個目的,水廠的建築設計首先應該在確實掌握豐富的信息、詳實的資料的條件下,在加強內部工種聯系的前提下,在正確的設計原則指導下和正確的方式組織下,有步驟、有計劃地應用現代化的科學方法和先進的技術手段去加以制訂(其中還要特別重視國外的各種先進經驗)。我們不能把設計的全過程看成是一個封閉———自立門戶的模式;單一———就事論事的模式,穩定———一成不變的模式;而應該看成是一個持續發展的、不斷開放的、經常變化的動態體系,才能確保設計出一個完美的優秀工程。
二、要注意的幾個因素
1 工藝流程的要求
給水處理廠即一般常稱的自來水廠。由於原水水質不同,工藝流程有各種組合,但它的基本工藝為混合、絮凝、沉澱、過濾和消毒。在城市水廠中,基本流程為原水→一級泵房→加葯→絮凝池→沉澱或澄清池→濾池→消毒清水池→二級泵房→用戶。水廠內的主體處理構築物中沉澱池、濾池基本上都高出地面,只有清水池可以埋入地下,而當沉澱採用平流式沉澱時,其池長達100餘m,在水廠中會形成單調冗長的池體,都需加以仔細設計。
大多數的城市污水處理廠的流程一般為提升後的污水重力經格柵→沉砂→初沉→曝氣→二沉→消毒→出流。如果排入的水體是感潮水體,有時亦會在處理水排入前有提升泵站,以解決高潮時污水廠的出水問題。
對於地下水位高的地區興建的污水廠,為了解決構築物的空池抗浮,往往以出水末端構築物的高度為控制,而將進水泵站以後的構築物以高出地面3~4m布置,這樣就必須對這種沉悶不堪的大體量砼面作建築處理,同時也必須對池間聯系的狹小的通道走廊作恰當的建築處理,否則作為一個整體環境來講是極不理想的,往往也不易被人們所接受。
2 總體規劃的要求
總體規劃非常重要,它是設計的靈魂。在規劃時首先要有一個總體布局的構思,其中應包括:工藝布局的合理、道路走向的清晰、廣場的適宜、地域的平衡、人流的互不交叉和公建用房(即生活區,其中包括辦公、科研、試驗、管理、會議室、食堂、廚房等內容)的最佳布置,然後按照①功能分區合理、簡捷、便利、經濟的原則;②風向、日照、地形有利的原則;③構圖優美、對比均衡、空間流通的原則等,根據工藝流程的要求,結合廠址的自然條件及環境條件(包括地形以至地質條件、廠外道路系統、綠化條件、朝向、原有建築物等)來進行總體規劃。在總體規劃中必須注意要創造良好的日照、空氣和通風條件,還要盡量避免雜訊的干擾,合理安排和大量利用綠化,把生態環境放在首位統一規劃(特別是廠前區),然後將建築物(或構築物)布置在經過深思熟慮的綠化等環境中。在綠化設施中須充分考慮到生態綠化和景觀綠化的有機結合,並多種植些可以釋放有益氣體和減少塵埃的樹種,以改善廠區環境,減少空氣污染,提高廠區的明潔度。
同時,建築物(構築物)的設計原則還必須在立足於「環境、空間、形式」三者統一的原則基礎上,使群體形象和個體形象都能表現出一種內在的含蓄和諧調,並通過曲直、高低、虛實、明暗、黑白、凹凸、方圓、上下等造型元素和設計手法的運用充分體現出工藝工程設計的新境界。
3 傳統觀念的改革
傳統是指技術上、文化上歷史的凝聚、沉澱和積累,它是人們長期經驗和教訓的總結,是固有的客觀存在。它之所以能長期繼承,經久不衰,並在某些方面形成一種固有的心理態勢,就是因為它具有一定的吸引力和耐人尋味的余韻,因此它往往極易被人們長久地、習慣地循套,自然地襲用,即使有時會出現一些問題和不足,但對成功來說總往往可加以原諒,或者最後說總的還是成功的。我們如果辯證地看,則可以這樣說,在繼承傳統之餘必須要有充分的創新,即從「現實的需要出發對傳統作轉變的工作」。如果工藝總是老一套形式,形式總是老面孔,色彩總是陳調重彈,即使在功能上還可以過得去,能滿足業主的一般要求,但從社會發展來看,從兩個文明來看,無論如何在組織形式上、在事先指導上、在各專業的協調、在通氣上都應該重新思考,不能一味循舊。在工藝上必須要創新、要提高、要有些新東西。在選型、色彩上必須要美觀、要有所升華,否則就不能使業主感到非常滿意,不能心情舒暢。為此可以說挑戰創新是必須的,是絕對的,沒有創新就會暮氣沉沉沒有生氣,就不能前進。
4 防止專業之間的各行其是
長期以來,給排水工程的習慣做法是工藝一馬當先,先提出設想,後再遞交給其它各工種,盡管各工種可以回提條件給工藝,但由於已成習慣,且因為各專業對工程總的概念認識不足而未能充分進行必要的商榷了解,互相質疑,因此就提不出內在的、關鍵的問題,致使矛盾隱蔽得不到圓滿的解決,有時還會引起返工,最後造成木已成舟的尷尬局面,導致項目得不到最佳的方案,達不到最理想的質量。
從管理科學上來說事先指導,預先協商,不把問題的解決拖到最後,這是最科學也是最有效的工作方法。如果一個專業的設計,一味地關在工作室里,並且總是閉門苦思(即沒有和其它有關專業認真商量研究),就只會把這些設計(即使是本專業中最優秀的設想)從一個社會現象變成了一個孤零零的個體,並且將這個專業完全裹入到「絕對正確」之中而一絲也動彈不得,其結果必然是感覺遲鈍且視感平平,最後遠不能滿足業主的總要求。因此,在整體設計中要非常重視事先的協調,重視事先的各有關專業的參與協商,並且必須認識到這不光是一個單一的項目也是一項系統工程,其優劣的關鍵必然是組成這個組織內的各有關要素的綜合,而決不是一個主導專業的所為(當然,它是很重要的)。所以決不能允許各專業各行其是,或者說是過分地突出自己,而缺少必要的整體相融性。只有通過組織有序的精心的全面的設計安排,我們才能把一個初看好像支離破碎、意見分岐、沒有完整性的模糊、凌亂的印象,變成一幅詩意盎然、變化有序、排列恰當、構圖完美的圖畫。
5 建築設計的重要性不可忽視
長期以來,由於歷史的原因,建築設計(特別是工業建築)在思想上趨於封閉狹隘,在形式上趨於呆板一律,在色彩上趨於灰暗、單調,總之建築在如何體現滿足人類的舒適和精神要求這方面考慮得太少了,更談不上在美觀的構思上多下功夫,而只片面單純地理解為單一的功能性構築物,僅為滿足生產而已,別無它求,諸如環境、空間、選型、尺度、色彩等方面都無關緊要也無須多考慮。
因此在工業建築中,建築的地位一直不高,也沒有什麼發言權,最後造成廠區建築不美觀,品味不高,大家不滿意。隨著社會經濟的發展,人民生活水平的提高,人們已不僅僅滿足於需要有一流的先進的工藝、能生產出較好的社會需要的產品,人們的追求向更高層次發展,更需要有一個包括優美的環境,良好的工作條件在內的賞心悅目的舒適的氛圍,更需要防止和減少工業建築常有的廢水廢氣對周邊環境的污染。這就需要進行全方位的綜合的建築設計,對污染進行充分有效的處理,保證有清晰的水質和潔凈的空氣。建築設計雖然不像工藝設計那樣直接產生經濟效益,但從全局、長遠的效應來看,其對提高生產效率、保障職工的身體健康、社會的文明都能起到很好的、積極的能動作用。因此,我們有必要對給排水工程中建築設計這個概念有一個新的認識,它必須是全面的、綜合的、整體效應的結果並必須在整個設計過程中貫徹始終。設計實踐告訴我們應該有一個懂總圖的設計師來進行總的牽頭、控制和協調,平衡各專業,取其所長限其所短來達到最佳的視覺效果,我們暫且稱此設計師為總協調建築師吧。在建築設計全過程中,總協調建築師要始終以能形成最佳環境景觀的觀念為依據,充分考慮到工藝流程的最先進、最便捷,結構布局的最經濟、最合理,不斷地向各有關專業的負責人就當地環境景觀的形成進行有方向性的引導,並不時向他們提供大家能接受的各種狀態建議或者能取得平衡的一些構想,以達到最廣泛的共識,統一的行動。
為了對全局進行有效的控制,總協調師還要根據其對環境景觀形成的基本觀念預先策劃制定各項設計細則,它將作為整體設計的原則引導各個單體在循序漸進中得以貫徹、實現、完善,起到啟發創新的作用。在此前提下,又要避免造成對各單體專業自由構想的束縛,以細則為依據進行整個設計運作的協調,在各專業之間按照具體的變化情況就整體和單體銜接部分之間進行柔和的調整,使之達到統一。
此外,總協調師還要在尊重各專業特點的前提下,為實現全局的一種「緩和寬松的秩序」而進行工作,也就是說總的協調是指制約的開放性,或者說是在整體觀上充分保持單體設計(專業設計)者的自立性,充分發揮其個性特點,把所謂的束縛性因素限制在最小的范圍內,最後達到辯證的統一,即互相限制了各自的不足,又保留了各自長處,而且彼此心情愉快,形成最佳的綜合效應。
建築物的設計處理大體有以下的一些手法:
1
公共建築(1)總平面要結合地形地貌,因地制宜,構圖優美,比例勻稱,並注意韻律。(2)功能相近者盡量合並,減少地面分散的構築群,要做到大中見小、見透。(3)要處理好內外部空間,做到寬松、明亮、空透、輕靈。(4)立面和平面都力求避免過於平直、呆板,可適當組織上下、左右、高低參差,和配以局部的弧形以示流暢、舒適。(5)色彩上可區別於廠區建築,但又不能太過於突出,必須符合統一中求變化的大原則,即在和諧中求局部的突變和醒目。(6)屋頂的處理可以在平屋頂的基礎上適當配以小斜頂,或局部注以建築符號起到全區的點綴、裝飾之用。
2
生產性建築(1)合並同類型相近功能的設施,多佔天,少佔地。(2)平面要簡朴,要注意構圖均衡,立面處理不宜運用過細的線條,要突出塊形,要有厚實感。要注意虛實對比,高低有序,前後層次,交錯合理。窗子形式可作為一種圖案,多求變化。(3)要注意細部設計,任何一種粗心大意、不拘小節都會給整個建築帶來敗筆。特別要注意室內的線路,管道、孔洞都要精心設計,合理安排,一般不暴露在外。(4)色彩處理宜平淡整潔為主,另配局部點綴,其鮮明程度要次於廠前區建築的色彩處理。(5)要考慮到建築物的連接體處理,可以理解為是一種過渡,進行超常規的處理,並顧及相互的空間和環境。(6)屋頂的處理可略同廠前區建築。
結束語綜上所述,給排水工程的建築設計是一門多學科又「色、香、味」俱全的特殊工程,牽涉到的因素方方面面,千頭萬緒。本文因涉及到的面較廣,工藝流程也較復雜,目前還存在著不少亟待解決的理論與實踐的關系問題,由於這方面的理論較缺乏,實踐不夠,因此肯定會有許多不足,但不管怎樣只是想通過本文能對水廠(污水廠)的建築設計全過程引起重視,作為提高水廠(污水廠)整體設計質量的一種嘗試、探討。
回答的字數有限制的 沒法譯了 不好意思..
Ⅳ 建築施工安全管理的外文文獻
請下載附件,望採納
Ⅳ 建築工程施工質量管理的外文參考文獻哪裡有, 3000字左右
Emerald MANAGEMENT ASCE ASME,這些都是這方面的外文資料庫,你可以在 搜一下 牛頓圖書館,那裡賣外文資料庫
挺好用也用便宜
Ⅵ 建築安全方面的外文文獻
您可以試試到我們圖書館看看,有很多相關外文文獻,能為您的下載英文原文提供方便