Ⅰ 求一篇关于建筑工程管理或者是建筑工程管理的英文文献
: AT89C51 is a flicker with 4K byte erasable programmable read-only memory (FPEROM) Falsh Programmable and Erasable Read Only Memory) of the low-voltage, high-performance digital microprocessors CMOS8, commonly known as single-chip microcomputer.
The device ATMEL manufacture high-density nonvolatile memory technology with instry-standard MCS-51 instruction set and pin compatible output. Owing to the multi-purpose 8-bit CPU and flash memory chips in a single portfolio, ATMEL The AT89C51 is a high-performance microcontrollers, embedded control systems for many provides a flexible and inexpensive program.
1. Key Features:
And MCS-51 compatible
Programmable 4K bytes Flash Memory
Life expectancy: 1000 write / wipe cycle
Data retention time: 10 years
Static work of the whole: 0Hz-24Hz
Three-level Program Memory Lock
128 * 8-bit Internal RAM
32 programmable I / O lines
Two 16-bit timer / counter
5 interrupt sources
Programmable Serial Channel
Low-power idle and power-down mode
Chip oscillator and clock circuitry
2. Pin Description:
VCC: power supply voltage.
GND: Ground.
P0 I: P0 port for an 8-bit open drain bi-directional level I / O port, each pin can absorb current 8TTL door. When the pin P1 the first time I write 1, is defined as the high impedance input. P0 proceres can be used for external data memory, which can be defined as data / address of the eighth. In FIASH programming, P0 port input as the original code, when FIASH when to check, P0 output of the original code, this time to be pushed outside P0.
P1 port: P1 port is an internal pull-up resistor to provide the 8-bit bi-directional I / O port, P1 port output buffer to receive current 4TTL door. I write P1 pin 1, the internal pull-high, can be used as input, P1 I was outside when the drop-down low, the output current, which is e to internal reasons pull. FLASH programming and check in time, P1 as the eighth address I receive.
P2 port: P2 mouth to an internal pull-up resistor 8-bit bi-directional I / O port, P2 I receive buffers, the output current of 4 TTL gate, when the P2 I was writing "1", the pin was inside the push pull-up resistor, and as an input. And therefore as a type, P2 I was outside of the pin down, the output current. This is e to internal reasons pull. P2 I, when used in external program memory or 16-bit addresses to access external data memory when, P2 I address the high-output 8. In the given address "1" when using the internal pull-advantage, when eight of the external data memory read and write address when, P2 I output the contents of special function registers. P2 I check in the FLASH programming and high-eight hours to receive the address signals and control signals.
P3 I: P3 port is 8-pin with internal pull-up resistor on the bi-directional I / O port to receive the output current of 4 TTL gate. P3 When I write "1", they were for internal pull-high, and used as input. As input, as the external pull-down low, P3 will output current I (ILL) This is because the pull of the reason.
P3 port can also be used as a number of special features AT89C51 mouth, the following table:
Functional I-pin options
P3.0 RXD (serial input)
P3.1 TXD (serial output port)
P3.2 / INT0 (external interrupt 0)
P3.3 / INT1 (external interrupt 1)
P3.4 T0 (timer 0 external input)
P3.5 T1 (timer 1 external input)
P3.6 / WR (external data memory write strobe)
P3.7 / RD (external data memory read strobe)
P3 mouth at the same time flashing check programming and programming a number of control signals to receive.
RST: Reset input. When the oscillator device reset, the RST pin to maintain the high level of two machine cycle time.
ALE / PROG: When access to external memory, the address latch of the output level to allow for the latch status of the address byte. FLASH programming in the period, this pin for input pulse programming. In peacetime, ALE client to change the frequency of cycle positive pulse output signal, the frequency of the oscillator frequency of 1 / 6. Therefore it can be used as a pulse output to the outside or for the purpose from time to time. However, it should be noted that: When used as external data memory, it will skip one ALE pulse. If you want to prohibit the output of ALE can be SFR8EH home address 0. At this point, ALE is only in the implementation of MOVX, MOVC instruction is the only role of ALE. In addition, the pin was pushed up slightly. If the microprocessor in the implementation of the state of the external ALE prohibited invalid home.
/ PSEN: external program memory of the selected signal. By the external program memory access refers to the period, twice each machine cycle / PSEN effective. However, when access to external data memory, these two effective / PSEN signal will not occur.
/ EA / VPP: When / EA to maintain low-level, then ring this period the external program memory (0000H-FFFFH), regardless of whether there is an internal program memory. Note 1 encryption method, / EA will be locked to the internal RESET; when / EA to maintain high-end, the said internal program memory. FLASH programming in the period, this pin is also used to exert power 12V programming (VPP).
XTAL1: reverse oscillation amplifier input and the work of the internal clock circuit input.
XTAL2: Output from the oscillator reverse.
3. Oscillator characteristics:
XTAL1 and XTAL2 are the reverse of the input and output amplifier. The amplifier can be configured to reverse-chip oscillator. Oscillation oscillation crystals and ceramics can be used. If an external clock source drive the device, XTAL2 should not take. Than to the internal clock signal input through a second sub-frequency flip-flop, so the external clock signal pulse width without any request, but must ensure that the high-low pulse width requirements.
4. Chip erase:
PEROM whole array and three lock-bit erase power by the right combination of control signals, and maintain at a low level ALE pin 10ms to complete. Rub in the chip operation, code arrays were to write "1" and stored in any non-null byte to be programmed to repeat the past, the operation must be executed.
In addition, AT89C51 has a steady-state logic, can be in the low to zero frequency under the conditions of static logic, supports two software selectable power-down mode. In idle mode, CPU to stop working. However, RAM, timers, counters, serial port and interrupt system are still working. In power-down mode, to preserve the contents of RAM and freeze oscillator, the prohibition of the use of other chip functions until the next reset date hardware.
Click here to download PDF English AT89C51 chips document
51 single-chip, many novice users will have this problem: AT89S51 what? Books and online tutorials can 8051,89 C51, etc. are! Have heard of 89S51? !
Here, beginners would like to clarify the practical use of single-chip, a proct concept, MCS-51 single-chip companies in the United States INTE procts in 1980, the typical procts of 8031 (there is no internal program memory, the actual use of the market has been out), 8051 (chip HMOS, power consumption is 630mW, the 89C51 5 times, the actual use has been eliminated) and the 8751 general procts, such as a date, MCS-51 compatible microcontroller core series is still is the application of the mainstream procts (such as the current popular 89S51, the 89C51 has been shutdown, etc.), colleges and universities and professional schools and the training materials are still MCS-51 single-chip, as the theoretical foundation for learning.
Some literature even refers to the 8051 series MCS-51 microcontroller, 8051 is an early representative of the most typical, as the MCS-51 single-chip far-reaching impact, many companies have launched a series of single-chip-compatible, that is, MCS -51 kernel has actually become a standard 8-bit microcontroller.
51 other companies and single-chip procts are compatible with MCS-51 core procts to. Section of the same proceres, in all single-chip hardware manufacturers to run on the results are the same, such as the ATMEL's 89C51 (discontinued), 89S51, PHILIPS (Philips), and WINBOND (Winbond), etc., we have often said that the 89C51 proction refers to the ATMEL Corporation AT89C51 single-chip, at the same time the basis of the original number of enhanced features such as clock, better by the Flash (program memory contents can be rewritten at least 1000 times) memory check with the original ROM (one-time write), AT89C51 performance relative to 8051 has been regarded as a very superior.
However, in regard to the market, 89C51 single-chip microcomputer PIC camp has been the challenge, 89C51 is the most fatal flaw does not support ISP (Online Update) function, the function must be coupled with new features such as ISP can be a better continuation of the legend of MCS-51 . 89S51 is against this background that replace the 89C51, but now, 89S51 current practical application has become the new darling of the market, as the market share of the first proction Atmel currently has AT89C51, will be used to replace AT89S51. 89S51 in technology improvements, 89S51 using 0.35 new technology, cost rection, but also enhanced, more competitive. Can 89SXX under 89CXX compatible chips such as 51 series. At the same time, Atmel no longer accept orders 89CXX, everyone in the market to see the actual 89C51 are Atmel massive pre-proction to inventory.
89S51 increase compared with the 89C51 new features include:
- A lot of new features, performance have been greatly upgraded, the price will remain basically unchanged, and even lower than the 89C51!
- ISP online programming feature, this feature has the advantage of being rewritten in the single-chip program memory chips do not need to spin-off from the work environment. Is a powerful easy-to-use functions.
- Operating frequency is 33MHz, we all know the limits of operating frequency 89C51 only 24M, that is to say, the work of a higher frequency of S51, which has a faster computing speed.
- With plex UART serial channel.
- Internal integrated watchdog timer, are no longer required as the 89C51 mole as an external watchdog timer circuit.
- Dual data pointer.
- Power-down logo.
- A new encryption algorithm, which allows for the decryption of 89S51 into impossible, the confidentiality of the procere greatly enhanced, so that effective protection of intellectual property rights can not be violated.
- Compatibility: fully compatible with the next 51 characters of all procts. 8051,89 C51, etc. For example, early MCS-51 compatible procts. This means that all the textbooks, Web tutorial on the procere (whether used in textbooks or the 89C51 single-chip is a 8051 or MCS-51, etc.), the same as in the 89S51 can be run as usual, and this is the so-called backwards compatibility.
AT89S51 example watchdog proceres are as follows:
AJMP MAIN
MAIN:
; Start watchdog
Mov 0A6H, # 01EH; first sent 1E
Mov 0A6H, # 0E1H; evacuation E1
; Main *********************************************** *************
;************************************************* *****************
START:
ACALL WDT; watchdog reset subroutine call
AJMP START
; Main *********************************************** *************
;************************************************* *****************
; Reset watchdog subroutine
WDT:
Mov 0A6H, # 01EH; first sent 1E
Mov 0A6H, # 0E1H; evacuation E1
RET
END
Note:
1. 89S51 watchdog must be activated, only to start after the procere. Therefore, we must ensure that CPU have a reliable power-on reset.
Watchdog can not work otherwise.
2. CPU watchdog is used in the crystal. Vibration in the crystal when stopping watchdog also invalid.
3. 89S51 only 14 counters. 16,383 machines in the cycle must have at least one for dog. And this time is solid
Set, can not be changed. When the crystal is 12M per 16 ms to be a for dog.
-------------------
摘要: AT89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM)Falsh Programmable and Erasable Read Only Memory)的低电压,高性能CMOS8位微处理器,俗称单片机。
该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。
1.主要特性:
·与MCS-51 兼容
·4K字节可编程闪烁存储器
寿命:1000写/擦循环
数据保留时间:10年
·全静态工作:0Hz-24Hz
·三级程序存储器锁定
·128*8位内部RAM
·32可编程I/O线
·两个16位定时器/计数器
·5个中断源
·可编程串行通道
·低功耗的闲置和掉电模式
·片内振荡器和时钟电路
2.管脚说明:
VCC:供电电压。
GND:接地。
P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。
P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。
P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。
P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。
P3口也可作为AT89C51的一些特殊功能口,如下表所示:
口管脚 备选功能
P3.0 RXD(串行输入口)
P3.1 TXD(串行输出口)
P3.2 /INT0(外部中断0)
P3.3 /INT1(外部中断1)
P3.4 T0(记时器0外部输入)
P3.5 T1(记时器1外部输入)
P3.6 /WR(外部数据存储器写选通)
P3.7 /RD(外部数据存储器读选通)
P3口同时为闪烁编程和编程校验接收一些控制信号。
RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。
ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时, ALE只有在执行MOVX,MOVC指令是ALE才起作用。另外,该引脚被略微拉高。如果微处理器在外部执行状态ALE禁止,置位无效。
/PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。
/EA/VPP:当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。
XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入。
XTAL2:来自反向振荡器的输出。
3.振荡器特性:
XTAL1和XTAL2分别为反向放大器的输入和输出。该反向放大器可以配置为片内振荡器。石晶振荡和陶瓷振荡均可采用。如采用外部时钟源驱动器件,XTAL2应不接。有余输入至内部时钟信号要通过一个二分频触发器,因此对外部时钟信号的脉宽无任何要求,但必须保证脉冲的高低电平要求的宽度。
4.芯片擦除:
整个PEROM阵列和三个锁定位的电擦除可通过正确的控制信号组合,并保持ALE管脚处于低电平10ms 来完成。在芯片擦操作中,代码阵列全被写“1”且在任何非空存储字节被重复编程以前,该操作必须被执行。
此外,AT89C51设有稳态逻辑,可以在低到零频率的条件下静态逻辑,支持两种软件可选的掉电模式。在闲置模式下,CPU停止工作。但RAM,定时器,计数器,串口和中断系统仍在工作。在掉电模式下,保存RAM的内容并且冻结振荡器,禁止所用其他芯片功能,直到下一个硬件复位为止。
点击这里可以下载AT89C51芯片的英文PDF文档
很多初学51单片机的网友会有这样的问题:AT89S51是什么?书上和网络教程上可都是8051,89C51等!没听说过有89S51 ?!
这里,初学者要澄清单片机实际使用方面的一个产品概念,MCS-51单片机是美国INTE公司于1980年推出的产品,典型产品有 8031(内部没有程序存储器,实际使用方面已经被市场淘汰)、8051(芯片采用HMOS,功耗是630mW,是89C51的5倍,实际使用方面已经被市场淘汰)和8751等通用产品,一直到现在, MCS-51内核系列兼容的单片机仍是应用的主流产品(比如目前流行的89S51、已经停产的89C51等),各高校及专业学校的培训教材仍与MCS-51单片机作为代表进行理论基础学习。
有些文献甚至也将8051泛指MCS-51系列单片机,8051是早期的最典型的代表作,由于MCS-51单片机影响极深远,许多公司都推出了兼容系列单片机,就是说MCS-51内核实际上已经成为一个8位单片机的标准。
其他的公司的51单片机产品都是和MCS-51内核兼容的产品而以。同样的一段程序,在各个单片机厂家的硬件上运行的结果都是一样的,如ATMEL的89C51(已经停产)、89S51, PHILIPS(菲利浦),和WINBOND(华邦)等,我们常说的已经停产的89C51指的是ATMEL公司的 AT89C51单片机,同时是在原基础上增强了许多特性,如时钟,更优秀的是由Flash(程序存储器的内容至少可以改写1000次)存储器取带了原来的ROM(一次性写入),AT89C51的性能相对于8051已经算是非常优越的了。
不过在市场化方面,89C51受到了PIC单片机阵营的挑战,89C51最致命的缺陷在于不支持ISP(在线更新程序)功能,必须加上ISP功能等新功能才能更好延续MCS-51的传奇。89S51就是在这样的背景下取代89C51的,现在,89S51目前已经成为了实际应用市场上新的宠儿,作为市场占有率第一的Atmel目前公司已经停产AT89C51,将用AT89S51代替。89S51在工艺上进行了改进,89S51采用0.35新工艺,成本降低,而且将功能提升,增加了竞争力。89SXX可以像下兼容89CXX等51系列芯片。同时,Atmel不再接受89CXX的定单,大家在市场上见到的89C51实际都是Atmel前期生产的巨量库存而以。
89S51相对于89C51增加的新功能包括:
-- 新增加很多功能,性能有了较大提升,价格却基本不变,甚至比89C51更低!
-- ISP在线编程功能,这个功能的优势在于改写单片机存储器内的程序不需要把芯片从工作环境中剥离。是一个强大易用的功能。
-- 工作频率为33MHz,大家都知道89C51的极限工作频率只有24M,就是说S51具有更高工作频率,从而具有了更快的计算速度。
-- 具有双工UART串行通道。
-- 内部集成看门狗计时器,不再需要像89C51那样外接看门狗计时器单元电路。
-- 双数据指示器。
-- 电源关闭标识。
-- 全新的加密算法,这使得对于89S51的解密变为不可能,程序的保密性大大加强,这样就可以有效的保护知识产权不被侵犯。
-- 兼容性方面:向下完全兼容51全部字系列产品。比如8051、89C51等等早期MCS-51兼容产品。也就是说所有教科书、网络教程上的程序(不论教科书上采用的单片机是8051还是89C51还是MCS-51等等),在89S51上一样可以照常运行,这就是所谓的向下兼容。
AT89S51看门狗程序例子如下:
AJMP MAIN
MAIN:
;启动看门狗
Mov 0A6H,#01EH ;先送1E
Mov 0A6H,#0E1H ;后送E1
;主程序************************************************************
;******************************************************************
START:
ACALL WDT ;调用复位看门狗子程序
AJMP START
;主程序************************************************************
;******************************************************************
;复位看门狗子程序
WDT:
Mov 0A6H,#01EH ;先送1E
Mov 0A6H,#0E1H ;后送E1
RET
END
注意事项:
1. 89S51的看门狗必须由程序激活后才开始工作。所以必须保证CPU有可靠的上电复位。
否则看门狗也无法工作。
2. 看门狗使用的是CPU的晶振。在晶振停振的时候看门狗也无效。
3. 89S51只有14位计数器。在16383个机器周期内必须至少喂狗一次。而且这个时间是固
定的,无法更改。当晶振为12M时每16个毫秒需喂狗一次。
Ⅱ 求一个有关于建筑工程预算的外文文献网站
当时毕业设计我们只有翻译文献的一个部分要求有影印的原文现在国内外文文献不太好找,你去知网和万方数据看看,有什么需要的论文发给我,我给你下再有去图书馆找个外文期刊也行翻译可以去谷歌翻译
Ⅲ 求一篇与建筑设计有关的英文文献带翻译
〔提要〕随着社会的进步和人类对工作、生活环境要求的提高,人们对给排水工程的设计已除了要求有合理、先进的工艺流程,能生产出高质量的水,还需要整个厂区有一个整洁优美的环境和赏心悦目的建筑形态。这就必须对给排水工程的原有设计方法和程序思路有一个较大的改变,应把设计的全过程看成是一个持续发展的、不断开放的、经常变化的动态体系,以确保设计出一个优秀工程来。
一、问题的由来
随着社会的进步和人类对工作环境、生活质量,特别是对美的追求的不断提高,人们已不再满足于原有的一套设计习惯。并且随着我国市场经济的确立,为了在竞争激烈的市场中求得生存和发展,更要求对以前不受建筑设计重视的给排水工程的设计来一个较大的改革,以适应日趋变化的业主市场。
长期以来,给排水工程设计采用的是一种封闭静止的方法,就工艺而工艺,就生产而生产,仅仅只是为了满足单一的一种功能,没有综合地考虑各种要素,因此工程的最终结果必然不能全方位地满足业主的各方面要求,更不能满足日趋重要的环境要求。
近年来给排水工程设计的经验教训告诉人们必须在设计的观念上要有一个较大的革新,或者说必须有一个新的认识才能真正确保给排水工程的设计质量的提高,即良好的功能和良好的建筑形象的高度统一。良好的功能可为生产和管理人员创造舒适安全和整洁优美的环境,从而提高劳动生产率;而良好的建筑形象也是一种功能,这种功能不光是物质上的还有精神上的。
水厂建筑的特点:一是工业建筑范畴,但不能忽略其美观;二是建筑物匍伏于地,尺度不大,并且形式单调均一分散、变化不大;三是构筑物所占比重特大,表现在体量闷沉、笨重,而且一般布置在厂区平面显眼的中心位置;四是污水处理厂气味重而难闻;五是为使水厂的环境更加接近自然,需有大面积的绿化。因此,水厂的建筑设计的意义倒并不完全在于如何做好工艺(这是很重要的),如何画出一张美丽的图画,而在于其理想的目标能得以实现,完美的构思能得以表达,合理的功能能得以兑现,以及优雅的环境能得以体现。为了达到这个目的,水厂的建筑设计首先应该在确实掌握丰富的信息、详实的资料的条件下,在加强内部工种联系的前提下,在正确的设计原则指导下和正确的方式组织下,有步骤、有计划地应用现代化的科学方法和先进的技术手段去加以制订(其中还要特别重视国外的各种先进经验)。我们不能把设计的全过程看成是一个封闭———自立门户的模式;单一———就事论事的模式,稳定———一成不变的模式;而应该看成是一个持续发展的、不断开放的、经常变化的动态体系,才能确保设计出一个完美的优秀工程。
二、要注意的几个因素
1 工艺流程的要求
给水处理厂即一般常称的自来水厂。由于原水水质不同,工艺流程有各种组合,但它的基本工艺为混合、絮凝、沉淀、过滤和消毒。在城市水厂中,基本流程为原水→一级泵房→加药→絮凝池→沉淀或澄清池→滤池→消毒清水池→二级泵房→用户。水厂内的主体处理构筑物中沉淀池、滤池基本上都高出地面,只有清水池可以埋入地下,而当沉淀采用平流式沉淀时,其池长达100余m,在水厂中会形成单调冗长的池体,都需加以仔细设计。
大多数的城市污水处理厂的流程一般为提升后的污水重力经格栅→沉砂→初沉→曝气→二沉→消毒→出流。如果排入的水体是感潮水体,有时亦会在处理水排入前有提升泵站,以解决高潮时污水厂的出水问题。
对于地下水位高的地区兴建的污水厂,为了解决构筑物的空池抗浮,往往以出水末端构筑物的高度为控制,而将进水泵站以后的构筑物以高出地面3~4m布置,这样就必须对这种沉闷不堪的大体量砼面作建筑处理,同时也必须对池间联系的狭小的通道走廊作恰当的建筑处理,否则作为一个整体环境来讲是极不理想的,往往也不易被人们所接受。
2 总体规划的要求
总体规划非常重要,它是设计的灵魂。在规划时首先要有一个总体布局的构思,其中应包括:工艺布局的合理、道路走向的清晰、广场的适宜、地域的平衡、人流的互不交叉和公建用房(即生活区,其中包括办公、科研、试验、管理、会议室、食堂、厨房等内容)的最佳布置,然后按照①功能分区合理、简捷、便利、经济的原则;②风向、日照、地形有利的原则;③构图优美、对比均衡、空间流通的原则等,根据工艺流程的要求,结合厂址的自然条件及环境条件(包括地形以至地质条件、厂外道路系统、绿化条件、朝向、原有建筑物等)来进行总体规划。在总体规划中必须注意要创造良好的日照、空气和通风条件,还要尽量避免噪声的干扰,合理安排和大量利用绿化,把生态环境放在首位统一规划(特别是厂前区),然后将建筑物(或构筑物)布置在经过深思熟虑的绿化等环境中。在绿化设施中须充分考虑到生态绿化和景观绿化的有机结合,并多种植些可以释放有益气体和减少尘埃的树种,以改善厂区环境,减少空气污染,提高厂区的明洁度。
同时,建筑物(构筑物)的设计原则还必须在立足于“环境、空间、形式”三者统一的原则基础上,使群体形象和个体形象都能表现出一种内在的含蓄和谐调,并通过曲直、高低、虚实、明暗、黑白、凹凸、方圆、上下等造型元素和设计手法的运用充分体现出工艺工程设计的新境界。
3 传统观念的改革
传统是指技术上、文化上历史的凝聚、沉淀和积累,它是人们长期经验和教训的总结,是固有的客观存在。它之所以能长期继承,经久不衰,并在某些方面形成一种固有的心理态势,就是因为它具有一定的吸引力和耐人寻味的余韵,因此它往往极易被人们长久地、习惯地循套,自然地袭用,即使有时会出现一些问题和不足,但对成功来说总往往可加以原谅,或者最后说总的还是成功的。我们如果辩证地看,则可以这样说,在继承传统之余必须要有充分的创新,即从“现实的需要出发对传统作转变的工作”。如果工艺总是老一套形式,形式总是老面孔,色彩总是陈调重弹,即使在功能上还可以过得去,能满足业主的一般要求,但从社会发展来看,从两个文明来看,无论如何在组织形式上、在事先指导上、在各专业的协调、在通气上都应该重新思考,不能一味循旧。在工艺上必须要创新、要提高、要有些新东西。在选型、色彩上必须要美观、要有所升华,否则就不能使业主感到非常满意,不能心情舒畅。为此可以说挑战创新是必须的,是绝对的,没有创新就会暮气沉沉没有生气,就不能前进。
4 防止专业之间的各行其是
长期以来,给排水工程的习惯做法是工艺一马当先,先提出设想,后再递交给其它各工种,尽管各工种可以回提条件给工艺,但由于已成习惯,且因为各专业对工程总的概念认识不足而未能充分进行必要的商榷了解,互相质疑,因此就提不出内在的、关键的问题,致使矛盾隐蔽得不到圆满的解决,有时还会引起返工,最后造成木已成舟的尴尬局面,导致项目得不到最佳的方案,达不到最理想的质量。
从管理科学上来说事先指导,预先协商,不把问题的解决拖到最后,这是最科学也是最有效的工作方法。如果一个专业的设计,一味地关在工作室里,并且总是闭门苦思(即没有和其它有关专业认真商量研究),就只会把这些设计(即使是本专业中最优秀的设想)从一个社会现象变成了一个孤零零的个体,并且将这个专业完全裹入到“绝对正确”之中而一丝也动弹不得,其结果必然是感觉迟钝且视感平平,最后远不能满足业主的总要求。因此,在整体设计中要非常重视事先的协调,重视事先的各有关专业的参与协商,并且必须认识到这不光是一个单一的项目也是一项系统工程,其优劣的关键必然是组成这个组织内的各有关要素的综合,而决不是一个主导专业的所为(当然,它是很重要的)。所以决不能允许各专业各行其是,或者说是过分地突出自己,而缺少必要的整体相融性。只有通过组织有序的精心的全面的设计安排,我们才能把一个初看好像支离破碎、意见分岐、没有完整性的模糊、凌乱的印象,变成一幅诗意盎然、变化有序、排列恰当、构图完美的图画。
5 建筑设计的重要性不可忽视
长期以来,由于历史的原因,建筑设计(特别是工业建筑)在思想上趋于封闭狭隘,在形式上趋于呆板一律,在色彩上趋于灰暗、单调,总之建筑在如何体现满足人类的舒适和精神要求这方面考虑得太少了,更谈不上在美观的构思上多下功夫,而只片面单纯地理解为单一的功能性构筑物,仅为满足生产而已,别无它求,诸如环境、空间、选型、尺度、色彩等方面都无关紧要也无须多考虑。
因此在工业建筑中,建筑的地位一直不高,也没有什么发言权,最后造成厂区建筑不美观,品味不高,大家不满意。随着社会经济的发展,人民生活水平的提高,人们已不仅仅满足于需要有一流的先进的工艺、能生产出较好的社会需要的产品,人们的追求向更高层次发展,更需要有一个包括优美的环境,良好的工作条件在内的赏心悦目的舒适的氛围,更需要防止和减少工业建筑常有的废水废气对周边环境的污染。这就需要进行全方位的综合的建筑设计,对污染进行充分有效的处理,保证有清晰的水质和洁净的空气。建筑设计虽然不像工艺设计那样直接产生经济效益,但从全局、长远的效应来看,其对提高生产效率、保障职工的身体健康、社会的文明都能起到很好的、积极的能动作用。因此,我们有必要对给排水工程中建筑设计这个概念有一个新的认识,它必须是全面的、综合的、整体效应的结果并必须在整个设计过程中贯彻始终。设计实践告诉我们应该有一个懂总图的设计师来进行总的牵头、控制和协调,平衡各专业,取其所长限其所短来达到最佳的视觉效果,我们暂且称此设计师为总协调建筑师吧。在建筑设计全过程中,总协调建筑师要始终以能形成最佳环境景观的观念为依据,充分考虑到工艺流程的最先进、最便捷,结构布局的最经济、最合理,不断地向各有关专业的负责人就当地环境景观的形成进行有方向性的引导,并不时向他们提供大家能接受的各种状态建议或者能取得平衡的一些构想,以达到最广泛的共识,统一的行动。
为了对全局进行有效的控制,总协调师还要根据其对环境景观形成的基本观念预先策划制定各项设计细则,它将作为整体设计的原则引导各个单体在循序渐进中得以贯彻、实现、完善,起到启发创新的作用。在此前提下,又要避免造成对各单体专业自由构想的束缚,以细则为依据进行整个设计运作的协调,在各专业之间按照具体的变化情况就整体和单体衔接部分之间进行柔和的调整,使之达到统一。
此外,总协调师还要在尊重各专业特点的前提下,为实现全局的一种“缓和宽松的秩序”而进行工作,也就是说总的协调是指制约的开放性,或者说是在整体观上充分保持单体设计(专业设计)者的自立性,充分发挥其个性特点,把所谓的束缚性因素限制在最小的范围内,最后达到辩证的统一,即互相限制了各自的不足,又保留了各自长处,而且彼此心情愉快,形成最佳的综合效应。
建筑物的设计处理大体有以下的一些手法:
1
公共建筑(1)总平面要结合地形地貌,因地制宜,构图优美,比例匀称,并注意韵律。(2)功能相近者尽量合并,减少地面分散的构筑群,要做到大中见小、见透。(3)要处理好内外部空间,做到宽松、明亮、空透、轻灵。(4)立面和平面都力求避免过于平直、呆板,可适当组织上下、左右、高低参差,和配以局部的弧形以示流畅、舒适。(5)色彩上可区别于厂区建筑,但又不能太过于突出,必须符合统一中求变化的大原则,即在和谐中求局部的突变和醒目。(6)屋顶的处理可以在平屋顶的基础上适当配以小斜顶,或局部注以建筑符号起到全区的点缀、装饰之用。
2
生产性建筑(1)合并同类型相近功能的设施,多占天,少占地。(2)平面要简朴,要注意构图均衡,立面处理不宜运用过细的线条,要突出块形,要有厚实感。要注意虚实对比,高低有序,前后层次,交错合理。窗子形式可作为一种图案,多求变化。(3)要注意细部设计,任何一种粗心大意、不拘小节都会给整个建筑带来败笔。特别要注意室内的线路,管道、孔洞都要精心设计,合理安排,一般不暴露在外。(4)色彩处理宜平淡整洁为主,另配局部点缀,其鲜明程度要次于厂前区建筑的色彩处理。(5)要考虑到建筑物的连接体处理,可以理解为是一种过渡,进行超常规的处理,并顾及相互的空间和环境。(6)屋顶的处理可略同厂前区建筑。
结束语综上所述,给排水工程的建筑设计是一门多学科又“色、香、味”俱全的特殊工程,牵涉到的因素方方面面,千头万绪。本文因涉及到的面较广,工艺流程也较复杂,目前还存在着不少亟待解决的理论与实践的关系问题,由于这方面的理论较缺乏,实践不够,因此肯定会有许多不足,但不管怎样只是想通过本文能对水厂(污水厂)的建筑设计全过程引起重视,作为提高水厂(污水厂)整体设计质量的一种尝试、探讨。
回答的字数有限制的 没法译了 不好意思..
Ⅳ 建筑施工安全管理的外文文献
请下载附件,望采纳
Ⅳ 建筑工程施工质量管理的外文参考文献哪里有, 3000字左右
Emerald MANAGEMENT ASCE ASME,这些都是这方面的外文数据库,你可以在 搜一下 牛顿图书馆,那里卖外文数据库
挺好用也用便宜
Ⅵ 建筑安全方面的外文文献
您可以试试到我们图书馆看看,有很多相关外文文献,能为您的下载英文原文提供方便